The OpenNET Project / Index page

[ новости /+++ | форум | теги | ]



Индекс форумов
Составление сообщения

Исходное сообщение
"Linux Foundation и RISC-V Foundation объединили усилия по пр..."
Отправлено opennews, 28-Ноя-18 10:15 
Некоммерческие организации Linux Foundation и RISC-V Foundation подписали (https://www.linuxfoundation.org/the-linux-foundation/2018/11.../) соглашение об объединении усилий в продвижении решений на базе архитектуры  RISC-V и  усилению её поддержки в открытом ПО. Совместная инициатива позволит расширить экосистему, связанную с RISC-V, привлечь к разработке новых участников, стимулировать создание открытых приложений и аппаратных компонентов, обеспечить поддержку  RISC-V в различных операционных системах и средствах разработки.

Напомним, что RISC-V предоставляет открытую и  гибкую систему машинных инструкций, позволяющую создавать микропроцессоры для произвольных областей применения, не требуя при этом отчислений и не налагая условий на использование. RISC-V позволяет создавать полностью открытые SoC и процессоры. В настоящее время на базе спецификации RISC-V разными компаниями и сообществами  под различными свободными лицензиями (BSD, MIT,  Apache 2.0) развивается (https://riscv.org/risc-v-cores/) 12 вариантов ядер микропроцессоров (Rocket (https://github.com/freechipsproject/rocket-chip), freedom (https://github.com/sifive/freedom), BOOM (https://github.com/ucb-bar/riscv-boom), ORCA (https://github.com/vectorblox/orca), PULPino (https://github.com/pulp-platform/pulpino), OPenV/mriscv (https://github.com/onchipuis/mriscv), VexRiscv (https://github.com/SpinalHDL/VexRiscv), Roa Logic RV12 (https://github.com/roalogic/RV12), SCR1 (https://github.com/syntacore/scr1-sdk), Hummingbird E200 (https://github.com/SI-RISCV/e200_opensource), Shakti (https://bitbucket.org/casl/shakti_public), ReonV (https://github.com/lcbcFoo/ReonV)), пять SoC (lowRISC (http://www.lowrisc.org/), Rocket Chip (https://github.com/freechipsproject/rocket-chip), Briey (https://github.com/SpinalHDL/VexRiscv), Riscy (https://github.com/AleksandarKostovic/Riscy-SoC),  Raven (https://github.com/efabless/picorv32-soc-raven)) и
три уже доступных в продаже чипа (FE310-G000 (https://static.dev.sifive.com/FE310-G000.pdf), Freedom U540 (https://www.sifive.com/products/hifive-unleashed/) и GAP 8 (https://greenwaves-technologies.com/en/gap8-product/)). Поддержка RISC-V присутствует начиная с выпусков Glibc 2.27, binutils 2.30, gcc 7 и ядра Linux 4.15.

URL: https://www.linuxfoundation.org/the-linux-foundation/2018/11.../
Новость: https://www.opennet.ru/opennews/art.shtml?num=49671

 

Ваше сообщение
Имя*:
EMail:
Для отправки ответов на email укажите знак ! перед адресом, например, !user@host.ru (!! - не показывать email).
Более тонкая настройка отправки ответов производится в профиле зарегистрированного участника форума.
Заголовок*:
Сообщение*:
 
При общении не допускается: неуважительное отношение к собеседнику, хамство, унизительное обращение, ненормативная лексика, переход на личности, агрессивное поведение, обесценивание собеседника, провоцирование флейма голословными и заведомо ложными заявлениями. Не отвечайте на сообщения, явно нарушающие правила - удаляются не только сами нарушения, но и все ответы на них. Лог модерирования.



Партнёры:
PostgresPro
Inferno Solutions
Hosting by Hoster.ru
Хостинг:

Закладки на сайте
Проследить за страницей
Created 1996-2024 by Maxim Chirkov
Добавить, Поддержать, Вебмастеру